乾貨|電路設計之干擾問題總結與分析

在電路系統設計中,我們經常會遇到這樣的事情,一個電路其程序明明是完完整整的從書上抄下來,試驗運行結果卻不正確,這是為什麼呢,原因就在干擾,我們在進行電子電路和程序設計的過程中一定要做好抗干擾措施。

形成干擾的基本要素有三個:

(1)干擾源,指產生干擾的元件、設備或信號,用數學語言描述如下:du/dt,di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機、高頻時鐘等都可能成為干擾源。

(2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳播路徑是通過導線的傳導和空間的輻射。

(3)敏感器件,指容易被幹擾的對象。如:A/D、D/A變換器,單片機,數字IC,弱信號等。

抗干擾設計的基本原則是:抑制干擾源,切斷干擾傳播路徑,提高敏感器件的抗干擾性能。(類似於傳染病的預防)

1、抑制干擾源

抑制干擾源就是儘可能的減小干擾源的du/dt,di/dt。這是抗干擾設計中最優先考慮和最重要的原則,常常會起到事半功倍的效果。減小干擾源的du/dt主要是通過在干擾源兩端並聯電容來實現。減小干擾源的di/dt則是在干擾源迴路串聯電感或電阻以及增加續流二極管來實現。

抑制干擾源的常用措施如下:

(1)繼電器線圈增加續流二極管,消除斷開線圈時產生的干擾。僅加續流二極管會使繼電器的斷開時間滯後,增加穩壓二極管後繼電器在單位時間內可動作更多的次數。

(2)在繼電器接點兩端並接火花抑制電路(一般是RC,電阻一般選幾K到幾十K,電容選0.01uF),減小電火花影響。

(3)給電機加濾波電路,注意電容、電感引線要儘量短。

(4)電路板上每個IC要並接一個0.01μF~0.1μF高頻電容,以減小IC對電源的影響。注意高頻電容的佈線,連線應靠近電源端並儘量粗短,否則,等於增大了電容的等效串聯電阻,會影響濾波效果。

(5)佈線時避免90度折線,減少高頻噪。

(6)可控硅兩端並接RC抑制電路,減小可控硅產生的噪聲(這個噪聲嚴重時可能會把可控硅擊穿的)。

按干擾的傳播路徑可分為傳導干擾和輻射干擾兩類。

所謂傳導干擾是指通過導線傳播到敏感器件的干擾。高頻干擾噪聲和有用信號的頻帶不同,可以通過在導線上增加濾波器的方法切斷高頻干擾噪聲的傳播,有時也可加隔離光耦來解決。電源噪聲的危害最大,要特別注意處理。所謂輻射干擾是指通過空間輻射傳播到敏感器件的干擾。一般的解決方法是增加干擾源與敏感器件的距離,用地線把它們隔離和在敏感器件上加蔽罩。

2、切斷干擾傳播路徑的常用措施

(1)充分考慮電源對單片機的影響。電源做得好,整個電路的抗干擾就解決了一大半。許多單片機對電源噪聲很敏感,要給單片機電源加濾波電路或穩壓器,以減小電源噪聲對單片機的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當然條件要求不高時也可用100Ω電阻代替磁珠。

(2)如果單片機的I/O口用來控制電機等噪聲器件,在I/O口與噪聲源之間應加隔離(增加π形濾波電路)。

(3)注意晶振佈線。晶振與單片機引腳儘量靠近,用地線把時鐘區隔離起來,晶振外殼接地並固定。此措施可解決許多疑難問題。

(4)電路板合理分區,如強、弱信號,數字、模擬信號。儘可能把干擾源(如電機,繼電器)與敏感元件(如單片機)遠離。

(5)用地線把數字區與模擬區隔離,與模擬地要分離,最後在一點接於電源地。A/D、D/A芯片佈線也以此為原則,廠家分配A/D、D/A芯片引腳排列時已考慮此要求。

(6)單片機和大的地線要單獨接地,以減小相互干擾。大功率器件儘可能放在電路板邊緣。

(7)在單片機I/O口,電源線,電路板連接線等關鍵地方使用抗干擾元件如磁珠、磁環、電源濾波器,屏蔽罩,可顯著提高電路的抗干擾性能。

3、提高敏感器件的抗干擾性能

提高敏感器件的抗干擾性能是指從敏感器件這邊考慮儘量減少對干擾噪聲的拾取,以及從不正常狀態儘快恢復的方法。

提高敏感器件抗干擾性能的常用措施如下:

(1)佈線時儘量減少迴路環的面積,以降低感應噪聲。

(2)佈線時,電源線和地線要儘量粗。除減小壓降外,更重要的是降低耦合噪聲。

(3)對於單片機閒置的I/O口,不要懸空,要接地或接電源。其它IC的閒置端在不改變系統邏輯的情況下接地或接電源。

(4)對單片機使用電源監控及看門狗電路,如:IMP809,IMP706,IMP813,X25043,X25045等,可大幅度提高整個電路的抗干擾性能。

(5)在速度能滿足要求的前提下,儘量降低單片機的晶振和選用低速數字電路。

(6)IC器件儘量直接焊在電路板上,少用IC座。

接下來再說說在這方面的經驗。

軟件方面

1、常將不用的代碼空間全清成“0”,因為這等效於NOP,可在程序跑飛時歸位;

2、在跳轉指令前加幾個NOP,目的同1;

3、在無硬件WatchDog時可採用軟件模擬WatchDog,以監測程序的運行;

4、涉及處理外部器件參數調整或設置時,為防止外部器件因受干擾而出錯可定時將參數重新發送一遍,這樣可使外部器件儘快恢復正確;

5、通訊中的抗干擾,可加數據校驗位,可採取3取2或5取3策略;

6、在有通訊線時,如I2C、三線制等,實際中我們發現將Data線、CLK線、INH線常態置為高,其抗干擾效果要好過置為低。

硬件方面

1、地線、電源線的佈線肯定重要了!

2、線路的去偶;

3、數、模地的分開;

4、每個數字元件在地與電源之間都要104電容;

5、在有繼電器的應用場合,尤其是大電流時,防繼電器觸點火花對電路的干擾,可在繼電器線圈間並一104和二極管,在觸點和常開端間接472電容,效果不錯!

6、為防I/O口的串擾,可將I/O口隔離,方法有二極管隔離、門電路隔離、光偶隔離、電磁隔離等;

7、當然多層板的抗干擾肯定好過單層板,但成本卻高了幾倍。

8、選擇一個抗干擾能力強的器件比其他任何方法都有效,這點應該最重要。

以上圖文內容均轉載自訂閱號:電子工程世界(微信搜索 eeworldbbs 關注)

歡迎微博@EEWORLD

如果您也寫過此類原創乾貨歡迎將您的原創發至:[email protected],一經入選,我們將幫你登上頭條!

與更多行業內網友進行交流請登陸EEWorld論壇。


分享到:


相關文章: