設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

基於Si5351的緊湊型自制SDR接收機

我認為該接收器是一個了不起的突破。使用音頻處理器從IQ模仿模式非常聰明。

這是基於FV-1的SDR的修訂版。用Si5351 時鐘(clk)發生器替換了CS2100 時鐘(clk)發生器。Si5351與CS2100相比具有一些優勢,即您可以直接生成正交信號。這簡化了硬件設計並提高了正交精度。

LSB / USB模式下的邊帶抑制能力令人印象深刻。在我可以測量的最佳範圍內,約為60 db。DSP處理是通過使用FV-1音頻處理器來完成的。該設備使基帶信號處理變得迅速。它要求在EEprom上加載一些代碼,但是電路很簡單,最多允許8個可選程序。

我創建了三個:AM / USB / LSB。FV-1提供三個模擬POT輸入,以控制您選擇的任何參數。如果需要,增益,可變的濾波器帶寬和深度,AGC都是一些可調參數的示例。我保持簡單,並創建了固定的帶通濾波器以進行嘗試。我確實使用了一種AF增益控制。

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

該設計沒有調諧電路或帶通濾波器,但可以輕鬆添加它們。沒有它們,也可以正常工作。有時,在調諧時會遇到諧波混頻產生的幻影信號,但這並不重要。該設計使用OLED顯示屏和旋轉編碼器進行調諧。頻率覆蓋範圍從2.7 MHz到25MHz。下限是由Si5351無法支持低於此頻率的正交信號造成的。儘管我改進了FV-1的DSP程序,並開發了新的顯示驅動器和Si5351的新代碼,但有關使用Fv-1的有用細節仍可以在幾年前的原始設計中找到:

https://circuitsalad.com/2015/06/19/comming-soon-stand-alone-software-defined-radio-baseband-demodulator-no-computer-required/

該設計使用LTC6252低噪聲運算放大器作為具有增益的RF輸入。它為採樣檢波器提供了穩定可靠的電阻Rf射頻端接。這允許使用隨機天線,而不會不利地影響檢測器的輸入端接。

用於操作主處理器的所有代碼(顯示/批量發生器/調諧,頻帶選擇和接收模式)均使用MikroC編寫,MikroC是PIC和AVR處理器的C編譯器。一旦您知道如何從Si5351產生正交信號就不難實現,但是,證明這一點花費了我數週的實驗!

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機

您可以將開關,編碼器,電位器和顯示器直接連接到主板上進行操作,但是我創建了一塊輔助板來安裝顯示器和編碼器。我沒有使用模擬電位器和選擇瞬時開關,而是使用了另一個微控制器和兩個編碼器(每個編碼器都有一個內置的瞬時按動開關)來創建所有開關信號,增益控制等。這使我只有兩個控制所有特徵。這些控件包括:調整,音頻增益,模式和調整步驟。調諧分辨率為1Hz至100KHz。為了好玩,我將FV-1的輸出差分到了音頻放大器。這不是必需的。

這是一個以zip文件(更新於1/18/2020)指向所有用於構建此電臺的文件的鏈接:

https://www.adrive.com/public/Fq3pNr/Si5351%20SDR%20Data.zip

單擊此處閱讀全文,下載所有設計說明/文件,並在Circuit Salad觀看視頻。

https://circuitsalad.com/2020/01/06/compact-si5351-based-sdr/

哇,真是令人著迷!我很好奇,是否有任何火腿嘗試過Si5351。

有趣的是,Dave Richards(AA7EE)最近還分享了由JF3HZB構建的基於Si5351的VFO的驚人視頻

這一定是我看到的最好的模擬仿真之一。將上面的SDR接收器與該VFO相連,您可以擁有頂級的自制接收器!

source:Circuit Salad

突破 | 設計一款基於Si5351時鐘發生器的緊湊型自制SDR接收機


分享到:


相關文章: