1.信號輸入端應加上濾波電路(RC濾波,也可以用外部濾波器)。
2.單獨的模擬地和數字地引腳,但AGND與DGND引腳卻在內部通過基板連在一起,佈線時,不得將兩個引腳連接到分離的兩個地平面,除非這些接地層在AD附近連到了一起。
3.電流路徑儘可能短,禁止將數字電流強制流入模擬地。
4.芯片不允許走數字信號線,以減少耦合(下面若鋪地,則不受此限制)。
5.電源線儘可能寬,以減少阻抗,提供低阻抗路徑。
6.時鐘等快速開關信號應利用數字地屏蔽起來,以避免輻射干擾。
7.禁止將時鐘信號走線佈設在輸入通道附近,避免數字信號,模擬信號相互交疊干擾。
8.線路上下兩側走線應彼此垂直,若下面有鋪地層,可以不受此限制。
9.去耦電容典型參數參照芯片資料的推薦電路選取。
閱讀更多 玩轉電子技術設計 的文章