新思科技推出RTL Architect加速設計收斂週期

新思科技推出RTL Architect加速設計收斂週期


重點

● RTL Architect是業界首個物理感知RTL分析、優化和signoff系統,該系統基於快速多維預測引擎上,用於實現卓越的RTL設計交付● 統一的Fusion數據模型提供前所未有的容量和可擴展性,以支持全芯片層次化的RTL設計流程

● RTL Architect採用新思科技世界級實現和金牌signoff解決方案構建相關結果

● 新思科技和Arm就RTL Architect展開合作以加快下一代Arm核開發


新思科技(Synopsys)近日宣佈推出創新產品RTL Architect™,該產品可將設計週期在RTL中向左推移(shift left)有助於加快設計收斂週期。RTL Architect是業界首個物理感知RTL設計系統,可將芯片設計週期減半,並提供卓越的結果質量(QoR)。


RTL團隊日益面臨快速探索特定領域RTL架構來提高功耗、性能和麵積(PPA),以滿足人工智能和汽車應用等新的垂直市場的要求。

現有的用於估計RTL質量的點工具解決方案由於下游實施的準確性較差而受到嚴重限制。早期設計週期的不準確性導致下游實現工具需要相互彌補,通常需要返回並進行RTL更改來實現PPA目標。RTL Architect基於Fusion Design Platform實現環境的快速多目標預測引擎來應對這些挑戰,從而準確預測下游實施的PPA。RTL Architect使RTL開發者能夠查明源代碼中的瓶頸,從而提高RTL質量。


“瑞薩最先進的汽車片上系統具有一定的複雜性,需要通過架構調整來實現最高的QoR,從而在目標市場中脫穎而出。RTL Architect能夠在RTL階段快速探索和驗證各種架構,幫助瑞薩在確定最佳架構的同時不必擔心後期突發狀況。

—— Hideyuki Okabe

EDA共享研發數字設計部門技術總監瑞薩電子株式會社


“與新思科技就RTL Architect產品展開合作,有助於更進一步加快新一代Arm®處理器芯核的RTL開發週期。先進芯核設計方法採用RTL Architect技術將助力Arm開發更好的CPU,

以滿足Arm與新思科技共同客戶的新功耗和性能要求。

—— Jeff Kehl

中央工程組CPU工程副總裁Arm


RTL Architect系統建立在統一的數據模型上,該模型提供數十億的門極(gate level)容量和全面的層次化設計能力以適應先進工藝技術下不斷擴大的設計和系統區塊尺寸。RTL Architect系統採用新思科技世界級實現和金牌signoff解決方案,在設計週期早期提供準確的結果,並按構造進行關聯。


RTL Architect採用快速多維實現預測引擎,通過該引擎RTL設計人員能夠預測RTL更改對功耗、性能、面積以及堵塞帶來的影響。該產品直接與新思科技PrimePower金牌signoff功耗分析引擎相接合,可進行準確的RTL功率估算和優化,以實現節能設計。RTL Architect提供統一的工作流環境,以簡易性方式來無縫分析關鍵PPA質量指標。現有門級PrimePower用戶也可使用PrimePower RTL功耗預估功能,為signoff功耗分析流程提供一致的RTL。


“達到最佳設計PPA,實現快速的RTL調整迭代和快速的架構探索,對新思科技轉向更小技術節點至關重要。在設計初期創造出最優質量的RTL,對於實現最佳QoR和最快的結果時間也尤為關鍵。RTL Architect旨在幫助開發者交付卓越的RTL設計,以縮短設計收斂週期並實現最佳PPA。

—— Shankar Krishnamoorthy

芯片設計事業部設計高級副總裁新思科技



//////////

新思科技推出RTL Architect加速設計收斂週期


分享到:


相關文章: