電子電路設計之上拉電阻

上拉電阻

上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。上拉是對器件輸入電流,強弱只是上拉電阻的阻值不同,沒有什麼嚴格區分;對於非集電極(或漏極)開路輸出型電路(如普通門電路)提供電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

電子電路設計之上拉電阻

圖一

作用:

1、當TTL電路驅動CMOS電路時,如果電路輸出的高電平低於CMOS電路的最低高電平(一般為3.5V), 這時就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路必須使用上拉電阻,以提高輸出的高電平值。

3、為增強輸出引腳的驅動能力,有的單片機管腳上也常使用上拉電阻。

電子電路設計之上拉電阻

圖二

4、在CMOS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻以降低輸入阻抗, 提供洩荷通路。

5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號的噪聲容限,增強抗干擾能力。

6、提高總線的抗電磁干擾能力,管腳懸空就比較容易接受外界的電磁干擾。

電子電路設計之上拉電阻

圖三

下拉電阻

下拉同理,也是將不確定的信號通過一個電阻鉗位在低電平。下拉是輸出電流

注:長線傳輸中電阻不匹配容易引起反射波干擾,加上、下拉電阻是電阻匹配,有效的抑制反射波干擾。


分享到:


相關文章: