電子電路設計之阻抗匹配

阻抗匹配即信號源內阻與所接傳輸線的特性阻抗大小相等且相位相同,或傳輸線的特性阻抗與所接負載阻抗的大小相等且相位相同,分別稱為傳輸線的輸入端或輸出端處於阻抗匹配狀態,簡稱為阻抗匹配。

電子電路設計之阻抗匹配

圖一

阻抗匹配的條件:負載阻抗等於信源內阻抗,即它們的模與輻角分別相等,這時在負載阻抗上可以得到無失真的電壓傳輸。負載阻抗等於信源內阻抗的共軛值,即它們的模相等而輻角之和為零。

電子電路設計之阻抗匹配

圖二

常見的阻抗匹配方式

  1. 源端串聯匹配:在信號源阻抗低於傳輸線特徵阻抗的條件下,在信號的源端和傳輸線之間接一個電阻R,使源端的輸出阻抗與傳輸線的特徵阻抗相匹配,抑制從負載端反射回來的信號發生再次反射。

  2. 並聯終端匹配:在信號源端阻抗很小的情況下,通過增加並聯電阻使負載端輸入阻抗與傳輸線的特徵阻抗相匹配,達到消除負載端反射的目的。

電子電路設計之阻抗匹配

圖 三


分享到:


相關文章: